高数据速率 USB 2.0 到 IDE 桥接器

高数据速率 USB 2.0 到 IDE 桥接器

一、高数据速率的USB 2.0到IDE桥(论文文献综述)

刘昌伟[1](2009)在《基于USB接口的LabVIEW数据采集与传输系统的设计与实现》文中研究说明通用串行总线(USB)作为一种新的总线标准,由于具有接口简单、支持热插拔、传输速率高等优点在数据采集中得到了广泛应用。本课题结合DSP和USB技术的优点设计了一种基于USB总线和数字信号处理器的多路数据采集系统,具有成本低、集成度高等优点。采用德州仪器公司先进的高性能数字信号处理器TMS320F2812和赛普拉斯公司的USB接口芯片,自行设计的多路信号调理模块等电路,实现了集AD转换、数据存储等功能于一体的数据采集与传输系统,可通过USB接口将数据实时传输至PC机或存储至U盘。主要设计了DSP主控模块、程控信号调理模块、高速ADC模块、嵌入式USB主机接口模块、USB从机接口模块和4通道高速DAC模块,并基于这一硬件平台,通过LabVIEW编制应用程序,把LabVIEW软件和USB总线的优点紧密结合起来,最终实现了数据的采集、处理、显示及存储等功能。

邓函华[2](2006)在《基于Blackfin的通用嵌入式处理系统》文中研究表明进入了21世纪,数字化浪潮席卷而来,数字信息技术和网络技术迅猛发展,嵌入式系统广泛地应用到人们生产生活的方方面面,并且对网络化、信息化以及传输标准的多样性和实时应用的要求越来越高。显然,传统的传统架构的DSP与RISC控制器及其相关的产品已经不能满足这方面的要求。 Blackfin处理器是新一代嵌入式处理器,是美国模拟器件公司(ADI)与Intel联合开发的首款第四代DSP产品,采用全新的MSA架构。Blackfin处理器及其延伸产品适合在对功耗、性能、成本、和运算能力等综合要求比较高的音频、视频和通信等领域的应用。 本论文的研究内容是利用Blackfin系列DSP高性能、低功耗及支持动态电源管理等特点,建立一个高速的通用嵌入式处理系统。论文的主要工作: 1:对嵌入式的特点、发展趋势进行探讨,并从硬件平台和软件两个方面确定了系统的核心处理器。 2:基于Blackfin 533的嵌入式系统的硬件总体设计、主板的设计与调试,在设计中充分考虑低功耗与模块化设计的思想。 3:IDE硬盘的调试及嵌入式FAT32文件系统设计,不仅实现硬盘的读写,而且设计了一个通用的FAT32文件系统,程序简洁,可移植性高,可嵌入通用操作系统,作为大容量数据的管理。 4:高速USB2.0接口芯片的硬件设计、固件及WDM驱动设计。 5:测试核心处理器Blackfin 533的处理性能和动态电源管理能力。

刁俊华[3](2003)在《串行化的未来趋势》文中研究指明计算机的总体性能是各个子系统性能的综合体现 ,而各个子系统之间的协同工作能力又取决于接口速度。若想得到更高的速度 ,坐等 3GHzCPU并不是惟一的办法 ,而充分掌握各种最新的计算机接口技术 ,使之有机地结合在一起 ,将PC提升到更高的水平则不失为一种更现实的方法。

二、高数据速率的USB 2.0到IDE桥(论文开题报告)

(1)论文研究背景及目的

此处内容要求:

首先简单简介论文所研究问题的基本概念和背景,再而简单明了地指出论文所要研究解决的具体问题,并提出你的论文准备的观点或解决方法。

写法范例:

本文主要提出一款精简64位RISC处理器存储管理单元结构并详细分析其设计过程。在该MMU结构中,TLB采用叁个分离的TLB,TLB采用基于内容查找的相联存储器并行查找,支持粗粒度为64KB和细粒度为4KB两种页面大小,采用多级分层页表结构映射地址空间,并详细论述了四级页表转换过程,TLB结构组织等。该MMU结构将作为该处理器存储系统实现的一个重要组成部分。

(2)本文研究方法

调查法:该方法是有目的、有系统的搜集有关研究对象的具体信息。

观察法:用自己的感官和辅助工具直接观察研究对象从而得到有关信息。

实验法:通过主支变革、控制研究对象来发现与确认事物间的因果关系。

文献研究法:通过调查文献来获得资料,从而全面的、正确的了解掌握研究方法。

实证研究法:依据现有的科学理论和实践的需要提出设计。

定性分析法:对研究对象进行“质”的方面的研究,这个方法需要计算的数据较少。

定量分析法:通过具体的数字,使人们对研究对象的认识进一步精确化。

跨学科研究法:运用多学科的理论、方法和成果从整体上对某一课题进行研究。

功能分析法:这是社会科学用来分析社会现象的一种方法,从某一功能出发研究多个方面的影响。

模拟法:通过创设一个与原型相似的模型来间接研究原型某种特性的一种形容方法。

三、高数据速率的USB 2.0到IDE桥(论文提纲范文)

(1)基于USB接口的LabVIEW数据采集与传输系统的设计与实现(论文提纲范文)

摘要
ABSTRACT
1 绪论
    1.1 课题选题背景
    1.2 国内外研究现状
    1.3 课题研究意义和目标
    1.4 本系统的特点
    1.5 关键技术的发展、现状及前景
        1.5.1 DSP 技术的发展
        1.5.2 USB 技术的发展
        1.5.3 LabVIEW 的发展
    1.6 本课题的主要研究工作
2 系统总体方案设计
    2.1 系统性能指标
    2.2 系统硬件设计方案
    2.3 软件程序设计方案
    2.4 本章小结
3 系统硬件设计
    3.1 DSP 主控模块的设计
        3.1.1 DSP 主控芯片的选择及特点
        3.1.2 F2812 电源电路设计
        3.1.3 时钟电路设计
        3.1.4 JTAG 接口电路设计
        3.1.5 外部存储器扩展电路设计
        3.1.6 F2812 引导模式选择
    3.2 程控信号调理模块
        3.2.1 程控信号调理模块主要芯片的选择及特点
        3.2.2 AD 程控输入信号调理电路的设计
        3.2.3 DA 程控输出信号调理电路的设计
    3.3 片上高速ADC 模块
        3.3.1 片上ADC 模块的结构及主要特点
        3.3.2 模拟信号输入接口
        3.3.3 ADC 上电和外部参考电压电路
        3.3.4 ADC 模块原理图和电路板设计注意事项
    3.4 嵌入式USB 主机接口模块
        3.4.1 USB 主机控制芯片的选型及特点
        3.4.2 SL811HST 与F2812 的硬件电路设计
        3.4.3 SL811HST 检测USB 设备的原理
        3.4.4 SL811HST PCB 布线注意事项
    3.5 USB 从机接口模块
        3.5.1 USB 从机芯片的选型及特点
        3.5.2 CY7C68001 的自举
        3.5.3 CY7C68001 地址分配及读写控制方式
        3.5.4 CY7C68001 与F2812 的硬件电路设计
    3.6 4 通道高速DAC 模块
        3.6.1 高速DAC 模块主要芯片的特点
        3.6.2 高速DAC 模块的硬件电路设计
    3.7 系统母板
    3.8 本章小结
4 系统软件设计
    4.1 数据采集软件设计
        4.1.1 ADC 模块时钟预定标
        4.1.2 ADC 采集主程序设计
        4.1.3 ADC 模块采样数据的校准及误差分析
    4.2 嵌入式USB 主机系统软件设计
        4.2.1 USB 主机系统结构
        4.2.2 USB 主机协议的系统软件
        4.2.3 USB 总线枚举
        4.2.4 USB 设备类协议的软件实现
        4.2.5 FAT 文件系统的实现
    4.3 USB 从机接口软件设计
        4.3.1 基于DSP 的底层固件程序设计
        4.3.2 设备驱动程序
    4.4 LabVIEW 应用程序设计
        4.4.1 LabVIEW 驱动非NI 数据采集卡的方法
        4.4.2 4 通道高速DAC 模块信号产生方法
    4.5 本章小结
5 系统集成与性能测试
    5.1 USB 主机接口测试
        5.1.1 U 盘识别测试
        5.1.2 F2812 读写U 盘速度测试
        5.1.3 提高F2812 读写U 盘速度方法研究
    5.2 USB 从机接口测试
        5.2.1 USB2.0 接口命令测试
        5.2.2 USB2.0 接口数据测试
    5.3 LabVIEW 应用程序测试
    5.4 本章小结
6 总结与改进建议
    6.1 总结
    6.2 改进建议
参考文献
致谢
附录[1] 攻读硕士期间发表论文

(2)基于Blackfin的通用嵌入式处理系统(论文提纲范文)

第1章 绪论
    1.1 引言
    1.2 嵌入式系统的选择
        1.2.1 嵌入式系统概述
        1.2.2 嵌入式系统平台的选择
    1.3 Blackfin系列DSP
    1.4 论文的研究内容
        1.4.1 主要任务
        1.4.2 研究内容
第2章 嵌入式处理系统硬件设计
    2.1 引言
    2.2 硬件平台总体设计
    2.3 处理模块
        2.3.1 系统核心处理器BF533
        2.3.2 协处理器FPGA
    2.4 程序存储与数据缓冲模块
        2.4.1 FLASH简介及接口设计
        2.4.2 SDRAM简介
    2.5 信号输入模块
    2.6 EBIU的扩展设计
    2.7 通信接口模块
        2.7.1 IDE硬盘存储接口设计
        2.7.2 高速USB接口设计
    2.8 扩展接口设计
    2.9 本章小结
第3章 IDE硬盘的FAT32文件系统设计
    3.1 引言
    3.2 IDE硬盘基本原理
        3.2.1 IDE接口
        3.2.2 IDE寻址方式
        3.2.3 硬盘引导原理
    3.3 FAT32文件系统概述
        3.3.1 FAT文件系统概述
        3.3.2 FAT32文件系统概述
    3.4 IDE硬盘接口设计
    3.5 FAT32文件系统软件设计
        3.5.1 IDE底层驱动函数
        3.5.2 IDE接口函数
        3.5.3 FAT32文件系统底层驱动函数
        3.5.4 FAT32文件系统功能函数
        3.5.5 FAT32文件系统库函数
    3.6 本章小结
第4章 USB接口设计
    4.1 引言
    4.2 USB总线结构
        4.2.1 USB概述及特点
        4.2.2 USB总线的结构
        4.2.3 USB传输类型
        4.2.4 智能SIE的特点
    4.3 USB接口硬件设计
        4.3.1 CY7C68001特性介绍
        4.3.2 USB接口硬件设计
    4.4 USB固件程序设计
        4.4.1 控制状态寄存器的访问
        4.4.2 中断源的读取
        4.4.3 设备枚举处理
    4.5 USB驱动程序设计
        4.5.1 WDM简介
        4.5.2 驱动程序的开发
    4.6 本章小结
第5章 系统性能测试
    5.1 处理性能测试
    5.2 功耗测试
    5.3 本章小结
结论
参考文献
攻读硕士学位期间发表的论文和取得的科研成果
致谢
附录

(3)串行化的未来趋势(论文提纲范文)

1 现有总线接口概览
    1.1 数据总线接口
    1.2 存储设备接口
    1.3 SCSI接口
    1.4 USB通用串行总线接口
    1.5 IEEE 1394“火线” (Firewire)
2 高速串行接口标准
    2.1 串行ATA (Serial ATA)
    2.2 USB 2.0
    2.3 IEEE P1394b二代“火线”
    2.4 光纤通道仲裁环路
    2.5 光纤通道增强环路
3 展望未来, 全面拥抱高速串行

四、高数据速率的USB 2.0到IDE桥(论文参考文献)

  • [1]基于USB接口的LabVIEW数据采集与传输系统的设计与实现[D]. 刘昌伟. 烟台大学, 2009(07)
  • [2]基于Blackfin的通用嵌入式处理系统[D]. 邓函华. 哈尔滨工程大学, 2006(12)
  • [3]串行化的未来趋势[J]. 刁俊华. 西部广播电视, 2003(02)

标签:;  ;  ;  ;  ;  

高数据速率 USB 2.0 到 IDE 桥接器
下载Doc文档

猜你喜欢